Repositorio de producción científica de la Universidad de Sevilla

Diseño y simulación de una familia de circuitos lógicos multivaluados en tecnología CMOS

Opened Access Diseño y simulación de una familia de circuitos lógicos multivaluados en tecnología CMOS
Estadísticas
Icon
Exportar a
Autor: Sánchez Gómez, Gustavo
Director: Huertas Díaz, José Luis
Departamento: Universidad de Sevilla. Departamento de Electrónica y Electromagnetismo
Fecha: 1983
Tipo de documento: Tesis Doctoral
Resumen: Hemos enfocado nuestra atención en el proceso investigador que aparece en esta Memoria, hacia el desarrollo de una familia MV en tecnología CMOS. Obviamente, la evolución que sufre la familia binaria básica afectará también a cualquier diseño en una base MV. No obstante, parece coherente trata de encontrar estructuras de circuito que puedan ser una alternativa en lógica ternaria y/o cuaternaria y que sean consistentes los componentes binarios en la misma tecnología. En cualquier caso, se ha planteado como fin primordial el que las propiedades básicas de la familia CMOS binaria actual (consumo de potencia, valores típicos de alimentación, velocidad de comunicación, área ocupada, e tc) sean preservadas en sus contrapartidas ternaria y cuaternaria. En primer lugar hemos creído convenientes presentar una panorámica de la Lógica Multivaluada, tanto desde el punto de vista matemático como de las realizaciones de circuitos existentes, y de esta forma salvar en parte en escollo que supone la...
[Ver más]

Acceder al texto completo

URI: http://hdl.handle.net/11441/24081

Mostrar el registro completo del ítem


Esta obra está bajo una Licencia Creative Commons Atribución-NoComercial-SinDerivadas 4.0 España

Este registro aparece en las siguientes colecciones