Mostrar el registro sencillo del ítem
Trabajo Fin de Máster
Analysis, modeling and design of Successive Approach Analog-Digital Converters (SARADCs) with Digital Redundancy
dc.contributor.advisor | Ginés Arteaga, Antonio José | es |
dc.contributor.advisor | Rueda Rueda, Adoración | es |
dc.creator | López Angulo, Antonio | es |
dc.date.accessioned | 2018-11-06T12:52:56Z | |
dc.date.available | 2018-11-06T12:52:56Z | |
dc.date.issued | 2018-09 | |
dc.identifier.uri | https://hdl.handle.net/11441/79832 | |
dc.format | application/pdf | es |
dc.language.iso | eng | es |
dc.rights | Attribution-NonCommercial-NoDerivatives 4.0 Internacional | * |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/4.0/ | * |
dc.title | Analysis, modeling and design of Successive Approach Analog-Digital Converters (SARADCs) with Digital Redundancy | es |
dc.type | info:eu-repo/semantics/masterThesis | es |
dc.type.version | info:eu-repo/semantics/publishedVersion | es |
dc.rights.accessRights | info:eu-repo/semantics/openAccess | es |
dc.description.degree | Universidad de Sevilla. Máster Universitario en Microelectrónica: Diseño y Aplicaciones de Sistemas Micro/Nanométricos | es |
idus.format.extent | 65 p. | es |
Ficheros | Tamaño | Formato | Ver | Descripción |
---|---|---|---|---|
López Angulo, Antonio J..pdf | 2.396Mb | [PDF] | Ver/ | |