dc.creator | Garcés Socarrás, Luis Manuel | es |
dc.creator | Sánchez Solano, Santiago | es |
dc.creator | Brox Jiménez, Piedad | es |
dc.creator | Cabrera Sarmiento, Alejandro José | es |
dc.date.accessioned | 2018-02-16T15:47:56Z | |
dc.date.available | 2018-02-16T15:47:56Z | |
dc.date.issued | 2013 | |
dc.identifier.citation | Garcés Socarrás, L.M., Sánchez Solano, S., Brox Jiménez, P. y Cabrera Sarmiento, A.J. (2013). Library for model-based design of image processing algorithms on FPGAs. Revista Facultad de Ingenieria, 68, 36-47. | |
dc.identifier.issn | 0121-1129 | es |
dc.identifier.uri | https://hdl.handle.net/11441/70376 | |
dc.description.abstract | This paper describes a library (XSGImgLib) that includes parameterizable blocks to implement low-level image processing tasks on FPGAs. A modelbased design technique provided by Xilinx System Generator (XSG) has been used to design the blocks, which implement point operation (binarization) and neighborhood operations (linear and non-linear filtering) in grayscale images. The blocks are parameterizable for input/output data precision, window size, normalization strategy, and implementation options (area versus speed optimization). The paper includes the implementation results obtained after fixing these options and exemplifies the combination of several blocks of the library to build a complete design for image segmentation purposes. | es |
dc.description.abstract | Este artículo describe una biblioteca de bloques parametrizables (XSGImgLib) para la implementación de tareas de procesado de imágenes en FPGA. Se ha utilizado la técnica de diseño basado en modelos proporcionada por Xilinx System Generator (XSG) para diseñar diferentes bloques de procesado que implementan operaciones puntuales (binarización) y basadas en vecindad (filtros lineales y no-lineales) para imágenes en escala de grises. La parametrización de los bloques permite configurar la precisión de los datos de entrada/salida, el tamaño de la ventana, la estrategia de normalización y distintas opciones de implementación (optimización en área o velocidad). El artículo muestra los resultados de implementación para las diferentes opciones de configuración y ejemplifica la combinación de los bloques de procesado en el desarrollo de un sistema para segmentado de imágenes. | es |
dc.description.sponsorship | Agencia Española de Cooperación Internacional para el Desarrollo PCID/024124/09, PCID/030769/10 | es |
dc.format | application/pdf | es |
dc.language.iso | eng | es |
dc.publisher | Universidad Pedagógica y Tecnológica de Colombia | es |
dc.relation.ispartof | Revista Facultad de Ingenieria, 68, 36-47. | |
dc.rights | Attribution-NonCommercial-NoDerivatives 4.0 Internacional | * |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/4.0/ | * |
dc.subject | FPGa | es |
dc.subject | Xilinx system generator | es |
dc.subject | Procesado digital de imágenes | es |
dc.subject | MATLAB/Simulink | es |
dc.subject | Digital image processing | es |
dc.title | Library for model-based design of image processing algorithms on FPGAs | es |
dc.title.alternative | Biblioteca para diseño basado en modelos de algoritmos de procesado de imágenes en FPGA | es |
dc.type | info:eu-repo/semantics/article | es |
dcterms.identifier | https://ror.org/03yxnpp24 | |
dc.type.version | info:eu-repo/semantics/publishedVersion | es |
dc.rights.accessRights | info:eu-repo/semantics/openAccess | es |
dc.relation.projectID | PCID/024124/09 | es |
dc.relation.projectID | PCID/030769/10 | es |
idus.format.extent | 12 p. | es |
dc.journaltitle | Revista Facultad de Ingenieria | es |
dc.publication.volumen | 68 | es |
dc.publication.initialPage | 36 | es |
dc.publication.endPage | 47 | es |
dc.contributor.funder | Agencia Española de Cooperación Internacional para el Desarrollo (AECID) | |