• Ponencia
      Icon

      Automated experimental setup for EM cartography to enhance EM attacks 

      Tena Sánchez, Erica; Casado Galán, Alejandro; Zúñiga González, Virginia; Potestad Ordóñez, Francisco Eugenio; Acosta Jiménez, Antonio José (2022)
      Side-channel attacks are a real threat, exploiting and revealing the secret data stored in our electronic devices ...
    • Ponencia
      Icon

      Desarrollo de un juego sobre FPGA mediante trabajo en equipo 

      Jiménez Fernández, Carlos Jesús; Baena Oliva, María del Carmen; Parra Fernández, María del Pilar; Gallardo Soto, Alejandro; Potestad Ordóñez, Francisco Eugenio; Valencia Barrero, Manuel (Asociación Tecnología, Aprendizaje y Enseñanza de la Electrónica (TAEE), 2020)
      El aprendizaje de diseño digital a nivel RT por los alumnos mejora con trabajos prácticos, desarrollables en equipo, que ...
    • Ponencia
      Icon

      Diseño de circuitos integrados y seguridad de circuitos criptográficos frente a ataques 

      Jiménez Fernández, Carlos Jesús; Valencia Barrero, Manuel; Baena Oliva, María del Carmen; Parra Fernández, María del Pilar; Mora-Merchán, Javier María; Tena Sánchez, Erica; Potestad Ordóñez, Francisco Eugenio (Área de Innovación y Desarrollo, 2016)
      Muchos sistemas electrónicos incorporan dispositivos criptográficos que implementan algoritmos que cifran la información ...
    • Ponencia
      Icon

      Distance measurement as a practical example of FPGA design 

      Jiménez Fernández, Carlos Jesús; Parra Fernández, María del Pilar; Baena Oliva, María del Carmen; Valencia Barrero, Manuel; Potestad Ordóñez, Francisco Eugenio (IEEE Computer Society, 2018)
      Digital design learning at the RT level requires practical examples and as learning progresses, the examples need to ...
    • Ponencia
      Icon

      Ejemplo de diseño FPGA para medidas de máximas frecuencias de operación 

      Jiménez Fernández, Carlos Jesús; Parra Fernández, María del Pilar; Baena Oliva, María del Carmen; Valencia Barrero, Manuel; Potestad Ordóñez, Francisco Eugenio (Universidad de La Laguna, 2018)
      La mejor forma de aprender a diseñar sistemas digitales a nivel RT es haciendo uso de ejemplos prácticos. Además, desde ...
    • Ponencia
      Icon

      Experimental and Timing Analysis Comparison of FPGA Trivium Implementations and their Vulnerability to Clock Fault Injection 

      Potestad Ordóñez, Francisco Eugenio; Jiménez Fernández, Carlos Jesús; Valencia Barrero, Manuel (IEEE Computer Society, 2016)
      The security of cryptocircuits is today threatened not only by attacks on algorithms but also, and above all, by attacks ...
    • Ponencia
      Icon

      Experimental cartography generation methodology for Electromagnetic Fault Injection Attacks [póster] 

      Rincón Beneyto, Juan Carlos; Casado Galán, Alejandro; Potestad Ordóñez, Francisco Eugenio; Acosta Jiménez, Antonio José; Tena Sánchez, Erica (IEEE, 2023-11-17)
      The Electromagnetic Fault Injection (EMFI) is one of the methods to inject faults in the circuits with different purposes, ...
    • Ponencia
      Icon

      Fault Attack on FPGA implementations of Trivium Stream Cipher 

      Potestad Ordóñez, Francisco Eugenio; Jiménez Fernández, Carlos Jesús; Valencia Barrero, Manuel (IEEE Computer Society, 2016)
      This article presents the development of an experimental system to introduce faults in Trivium stream ciphers implemented ...
    • Ponencia
      Icon

      Fault Injection on FPGA implementations of Trivium Stream Cipher using Clock Attacks 

      Potestad Ordóñez, Francisco Eugenio; Jiménez Fernández, Carlos Jesús; Valencia Barrero, Manuel (Universitat Politécnica de Catalunya, 2016)
    • Ponencia
      Icon

      Floorplanning as a practical countermeasure against clock fault attack in Trivium stream cipher 

      Potestad Ordóñez, Francisco Eugenio; Jiménez Fernández, Carlos Jesús; Baena Oliva, María del Carmen; Parra Fernández, María del Pilar; Valencia Barrero, Manuel (IEEE Computer Society, 2018)
      The fault injection in ciphers operation is a very successful mechanism to attack them. The inclusion of elements of ...
    • Ponencia
      Icon

      FPGA design example for maximum operating frequency measurements 

      Jiménez Fernández, Carlos Jesús; Parra Fernández, María del Pilar; Baena Oliva, María del Carmen; Valencia Barrero, Manuel; Potestad Ordóñez, Francisco Eugenio (IEEE Computer Society, 2018)
      The best way to learn how to design digital systems at the RT level is to use practical examples. In addition, from ...
    • Ponencia
      Icon

      Hamming-code based fault detection design methodology for block ciphers 

      Potestad Ordóñez, Francisco Eugenio; Tena Sánchez, Erica; Chaves, Ricardo; Valencia Barrero, Manuel; Acosta Jiménez, Antonio José; Jiménez Fernández, Carlos Jesús (IEEE Computer Society, 2020)
      Fault injection, in particular Differential Fault Analysis (DFA), has become one of the main methods for exploiting ...
    • Ponencia
      Icon

      Learning VHDL through teamwork FPGA game design 

      Jiménez Fernández, Carlos Jesús; Baena Oliva, María del Carmen; Parra Fernández, María del Pilar; Gallardo Soto, Alejandro; Potestad Ordóñez, Francisco Eugenio; Valencia Barrero, Manuel (IEEE Computer Society, 2020)
      The learning of digital design at the RT level by the students improves with practical work, which can be developed in ...
    • Ponencia
      Icon

      Medición de distancias como ejemplo práctico de diseño en FPGAs 

      Jiménez Fernández, Carlos Jesús; Parra Fernández, María del Pilar; Baena Oliva, María del Carmen; Valencia Barrero, Manuel; Potestad Ordóñez, Francisco Eugenio (Universidad de La Laguna, 2018)
      El aprendizaje de diseño digital a nivel RT requiere de ejemplos prácticos y conforme se avanza en el aprendizaje se precisa ...