- idUS
- Listar por autor
Listar por autor "Tena Sánchez, Erica"
Mostrando ítems 1-20 de 35
-
Artículo
A Programmable and Configurable ASIC to Generate Piecewise-Affine Functions Defined Over General Partitions
Brox Jiménez, Piedad; Castro Ramírez, Javier; Martínez Rodríguez, Macarena Cristina; Tena Sánchez, Erica; Jiménez Fernández, Carlos Jesús; Baturone Castillo, María Iluminada; Acosta Jiménez, Antonio José (IEEE Computer Society, 2013)This paper presents a programmable and configurable architecture and its inclusion in an Application Specific Integrated ...
-
Ponencia
A Security Comparison between AES-128 and AES-256 FPGA implementations against DPA attacks
Zúñiga González, Virginia; Tena Sánchez, Erica; Acosta Jiménez, Antonio José (Institute of Electrical and Electronics Engineers, 2023-12)As the AES is the standard symmetric cipher selected by NIST, is the best-known and the most widely used block cipher. ...
-
Ponencia
A Simple Power Analysis of an FPGA implementation of a polynomial multiplier for the NTRU cryptosystem
Camacho Ruiz, Eros; Sánchez Solano, Santiago; Martínez Rodríguez, Macarena Cristina; Tena Sánchez, Erica; Brox Jiménez, Piedad (Institute of Electrical and Electronics Engineers, 2023-12)As quantum computing technology advances, the security of traditional cryptographic systems is becoming increasingly ...
-
Trabajo Fin de Máster
Análisis de técnicas de routing diferencial en CriptoASICs: Adecuación del proceso previo de Place & Route
Guijarro Córdoba, Adrián (2020) -
Ponencia
ASIC-in-the-loop methodology for verification of piecewise affine controllers
Martínez Rodríguez, Macarena Cristina; Brox Jiménez, Piedad; Castro, Javier; Tena Sánchez, Erica; Acosta Jiménez, Antonio José; Baturone Castillo, María Iluminada (Institute of Electrical and Electronics Engineers, 2012)This paper exposes a hardware-in-the-loop metho- dology to verify the performance of a programmable and confi- gurable ...
-
Ponencia
Automated experimental setup for EM cartography to enhance EM attacks
Tena Sánchez, Erica; Casado Galán, Alejandro; Zúñiga González, Virginia; Potestad Ordóñez, Francisco Eugenio; Acosta Jiménez, Antonio José (2022)Side-channel attacks are a real threat, exploiting and revealing the secret data stored in our electronic devices ...
-
Trabajo Fin de Grado
Creación de juegos en SoC FPGA utilizando una matriz de led RGB
Cotano Barroso, Carlos (2024-07)En desarrollos de sistemas complejos con altas prestaciones las opciones a las que se suele recurrir suelen pasar por las ...
-
Trabajo Fin de Grado
Desarrollo de setup experimental y control automático de instrumentos para optimizar ataques de canal lateral
Casado Galán, Alejandro (2022)Un ataque de canal lateral explota un observable físico proveniente de un dispositivo criptográfico con el fin de extraer ...
- Trabajo Fin de Grado
-
Artículo
Design and evaluation of countermeasures against fault injection attacks and power side-channel leakage exploration for AES block cipher
Potestad Ordóñez, Francisco Eugenio; Tena Sánchez, Erica; Acosta Jiménez, Antonio José; Jiménez Fernández, Carlos Jesús; Chaves, Ricardo (IEEE, 2022-06)Differential Fault Analysis (DFA) and Power Analysis (PA) attacks, have become the main methods for exploiting the ...
-
Capítulo de Libro
Design and security evaluation of secure cryptoharware (FPGA and ASIC) against hackers exploiting side-channel information
Tena Sánchez, Erica; Potestad Ordóñez, Francisco Eugenio; Parra Fernández, María del Pilar; Baena Oliva, María del Carmen; Valencia Barrero, Manuel; Jiménez Fernández, Carlos Jesús; Acosta Jiménez, Antonio José (3ciencias, 2022-02)Tradicionalmente, la seguridad en los dispositivos criptográficos estaba ligada exclusivamente a la fortaleza del algoritmo. ...
-
Ponencia
Diseño de circuitos integrados y seguridad de circuitos criptográficos frente a ataques
Jiménez Fernández, Carlos Jesús; Valencia Barrero, Manuel; Baena Oliva, María del Carmen; Parra Fernández, María del Pilar; Mora-Merchán, Javier María; Tena Sánchez, Erica; Potestad Ordóñez, Francisco Eugenio (Área de Innovación y Desarrollo, 2016)Muchos sistemas electrónicos incorporan dispositivos criptográficos que implementan algoritmos que cifran la información ...
-
Trabajo Fin de Grado
Diseño microelectrónico de circuitos criptográficos de altas prestaciones y evaluación de su seguridad
Delgado Lozano, Ignacio María (2017) -
Tesis Doctoral
Diseño y caracterización de criptocircuitos seguros y resistentes a ataques físicos.
Tena Sánchez, Erica (2019-03-11)A diario personas de todo el mundo hacen uso de dispositivos electrónicos en los que almacenan o con los que intercambian ...
-
Artículo
Embedded electronic circuits for cryptography, hardware security and true random number generation: an overview
Acosta Jiménez, Antonio José; Addabbo, Tommaso; Tena Sánchez, Erica (Wiley-Blackwell, 2017)We provide an overview of selected crypto-hardware devices, with a special reference to the lightweight electronic ...
-
Trabajo Fin de Máster
Establecimiento y medida de figuras de seguridad criptográfica en función de la potencia
Bonilla Zapata, Dorlin (2021)Los ataques de canal lateral se utlizan para revelar datos secretos de dispositvos criptográfcos mediante la extracción ...
-
Ponencia
Experimental cartography generation methodology for Electromagnetic Fault Injection Attacks [póster]
Rincón Beneyto, Juan Carlos; Casado Galán, Alejandro; Potestad Ordóñez, Francisco Eugenio; Acosta Jiménez, Antonio José; Tena Sánchez, Erica (IEEE, 2023-11-17)The Electromagnetic Fault Injection (EMFI) is one of the methods to inject faults in the circuits with different purposes, ...
-
Artículo
Experimental FIA Methodology Using Clock and Control Signal Modifications under Power Supply and Temperature Variations
Potestad Ordóñez, Francisco Eugenio; Tena Sánchez, Erica; Mora Gutiérrez, José Miguel; Valencia Barrero, Manuel; Jiménez Fernández, Carlos Jesús (MDPI, 2021-11)The security of cryptocircuits is determined not only for their mathematical formulation, but for their physical implementation. ...
-
Artículo
Gate-Level Design Methodology for Side-Channel Resistant Logic Styles Using TFETs
Delgado Lozano, Ignacio María; Tena Sánchez, Erica; Núñez Martínez, Juan; Acosta Jiménez, Antonio José (IEEE, 2021)The design of secure circuits in emerging technologies is an appealing area that requires new efforts and attention as an ...
-
Artículo
Gate-Level Hardware Countermeasure Comparison against Power Analysis Attacks
Tena Sánchez, Erica; Potestad Ordóñez, Francisco Eugenio; Jiménez Fernández, Carlos Jesús; Acosta Jiménez, Antonio José; Chaves, Ricardo (MDPI, 2022-02)The fast settlement of privacy and secure operations in the Internet of Things (IoT) is appealing in the selection of ...