Article
Model-based implementation of self-configurable intellectual property modules for image histogram calculation in FPGAs
Alternative title | Implementación de módulos de propiedad intelectual modificables para el cálculo de histogramas en FPGA sobre un flujo de diseño basado en modelos |
Author/s | Garcés Socarrás, Luis Manuel
Romero, D.A. Cabrera, A.J. Sánchez Solano, Santiago Brox Jiménez, Piedad |
Department | Universidad de Sevilla. Departamento de Electrónica y Electromagnetismo |
Publication Date | 2017 |
Deposit Date | 2018-04-23 |
Published in |
|
Abstract | This work presents the development of self-modifiable Intellectual Property (IP) modules for histogram calculation using the modelbased design technique provided by Xilinx System Generator. In this work, an analysis and a ... This work presents the development of self-modifiable Intellectual Property (IP) modules for histogram calculation using the modelbased design technique provided by Xilinx System Generator. In this work, an analysis and a comparison among histogram calculation architectures are presented, selecting the best solution for the design flow used. Also, the paper emphasizes the use of generic architectures capable of been adjustable by a self-configurable procedure to ensure a processing flow adequate to the application requirements. In addition, the implementation of a configurable IP module for histogram calculation using a model-based design flow is described and some implementation results are shown over a Xilinx FPGA Spartan-6 LX45. Este artículo presenta el desarrollo de módulos de propiedad intelectual modificables automáticamente para el cálculo de histogramas empleando el flujo de diseño basado en modelos provisto por Xilinx System Generator. En ... Este artículo presenta el desarrollo de módulos de propiedad intelectual modificables automáticamente para el cálculo de histogramas empleando el flujo de diseño basado en modelos provisto por Xilinx System Generator. En este artículo se realiza un análisis y comparación entre las arquitecturas para el cálculo de histogramas, seleccionando la mejor solución para el flujo de diseño empleado. También se hace énfasis en el uso de arquitecturas genéricas capaces de ajustarse a las necesidades del flujo de datos de la aplicación mediante un procedimiento de configuración automática. Además, se describe la implementación de un módulo de propiedad intelectual configurable para el cálculo de histogramas sobre el flujo de diseño basado en modelos, del cual se muestran algunos detalles de implementación para diferentes opciones de configuración sobre un FPGA Spartan-6 LX45 de Xilinx |
Funding agencies | Agencia Española de Cooperación Internacional para el Desarrollo (AECID) |
Project ID. | PCI D/024124/09
PCI D/030769/10 PCI A1/039607/11 |
Citation | Garcés Socarrás, L.M., Romero, D.A., Cabrera, A.J., Sánchez Solano, S. y Brox Jiménez, P. (2017). Model-based implementation of self-configurable intellectual property modules for image histogram calculation in FPGAs. Ingeniería e Investigación, 37 (2), 74-81. |
Files | Size | Format | View | Description |
---|---|---|---|---|
Model-based implementation.pdf | 820.8Kb | [PDF] | View/ | |