Mostrar el registro sencillo del ítem

Ponencia

dc.creatorJiménez Fernández, Carlos Jesúses
dc.creatorValencia Barrero, Manueles
dc.creatorBaena Oliva, María del Carmenes
dc.creatorParra Fernández, María del Pilares
dc.creatorMora-Merchán, Javier Maríaes
dc.creatorTena Sánchez, Ericaes
dc.creatorPotestad Ordóñez, Francisco Eugenioes
dc.date.accessioned2018-01-25T12:17:36Z
dc.date.available2018-01-25T12:17:36Z
dc.date.issued2016
dc.identifier.citationJiménez Fernández, C.J., Valencia Barrero, M., Baena Oliva, M.d.C., Parra Fernández, M.d.P., Mora-Merchán, J.M., Tena-Sánchez, E. y Potestad Ordóñez, F.E. (2016). Diseño de circuitos integrados y seguridad de circuitos criptográficos frente a ataques. En III Jornadas de Investigación y Postgrado (23-30), Sevilla: 3ciencias.
dc.identifier.isbn978-84-946089-7-1es
dc.identifier.urihttps://hdl.handle.net/11441/69559
dc.description.abstractMuchos sistemas electrónicos incorporan dispositivos criptográficos que implementan algoritmos que cifran la información almacenada. Pero aun cuando los algoritmos sean muy seguros, estos dispositivos pueden llegar a revelar cierta información debido a su implementación física, mediante el empleo de los llamados ataques laterales. Estos ataques hacen uso de información obtenida durante del funcionamiento del circuito para obtener información sobre la clave utilizada. Por lo tanto, hay que cuidar la implementación física de los dispositivos criptográficos, para minimizar la posibilidad de pérdida de información mediante estos ataques. En nuestras líneas de investigación estamos trabajando en analizar la vulnerabilidad de implementaciones de circuitos criptográficos, fundamentalmente cifradores de clave privada, frente a ataques laterales pasivos y activos. Estos ataques obtienen información de la clave almacenada mediante la medida de magnitudes físicas como el consumo de potencia o la radiación electromagnética durante el funcionamiento del circuito o alterando las condiciones de funcionamiento para introducirles fallos y comparar las salidas sin y con fallos. En esta comunicación presentamos un breve resumen del estado del arte en los ataques laterales sobre implementaciones hardware de cifradores, algunos de los temas en los que estamos trabajando y algunos resultados obtenidos por nuestro grupo de investigación.es
dc.description.abstractMany electronic systems include devices that implement cryptographic algorithms that encrypt stored information. But even if the algorithms are very safe, these devices can reveal some information because of its physical implementation, through the use of so-called side channel attacks. These attacks make use of information obtained during the operation of the circuit to obtain information of the used key. Therefore, we must take care of the physical implementation of cryptographic devices to minimize the possibility of loss of information through these types of attacks. In our research we are working on analyzing the vulnerability of implementations of cryptographic circuits, mainly private key ciphers, against side channel attacks, passive and active. These attacks obtain key information stored by measuring physical quantities such as power consumption or electromagnetic radiation during operation of the circuit, or altering the operating conditions to introduce faults and compare the output with and without faults. In this paper we present a brief summary of the state of art of side channel attacks on ciphers hardware implementations, some of the topics we are working and some results obtained by our research group.es
dc.description.sponsorshipJunta de Andalucía CRIPTO-BIO (Diseño Microelectrónico para Autenticación Cripto-Biométrica)es
dc.description.sponsorshipMinisterio de Ciencia y Tecnología (España) P08-TIC3674, CITIES (Circuitos Integrados para transmisión de información especialmente segura)es
dc.description.sponsorshipMinisterio de Economía y Competitividad (España) TEC2010-16870 y CESAR (Circuitos microelectrónicos seguros frente a ataques laterales) y TEC2013-45523-Res
dc.formatapplication/pdfes
dc.language.isospaes
dc.publisherÁrea de Innovación y Desarrolloes
dc.rightsAttribution-NonCommercial-NoDerivatives 4.0 Internacional*
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/4.0/*
dc.subjectAtaques lateraleses
dc.subjectCifrado de informaciónes
dc.subjectHardware criptográficoes
dc.subjectSide channel attackses
dc.subjectCiphered informationes
dc.subjectCryptographic hardwarees
dc.titleDiseño de circuitos integrados y seguridad de circuitos criptográficos frente a ataqueses
dc.typeinfo:eu-repo/semantics/conferenceObjectes
dcterms.identifierhttps://ror.org/03yxnpp24
dc.type.versioninfo:eu-repo/semantics/publishedVersiones
dc.rights.accessRightsinfo:eu-repo/semantics/openAccesses
dc.contributor.affiliationUniversidad de Sevilla. Departamento de Tecnología Electrónicaes
dc.relation.projectIDCRIPTO-BIOes
dc.relation.projectIDP08-TIC3674es
dc.relation.projectIDCITIESes
dc.relation.projectIDTEC2010-16870es
dc.relation.projectIDCESARes
dc.relation.projectIDTEC2013-45523-Res
dc.relation.publisherversionhttps://www.3ciencias.com/libros/libro/iii-jornada-investigacion-postgrado-libro-actas/es
dc.identifier.doi10.177993/IngyTec.2016.16es
dc.contributor.groupUniversidad de Sevilla. TIC180: Diseño de Circuitos Integrados Digitales y Mixtoses
idus.format.extent8 p.es
dc.publication.initialPage23es
dc.publication.endPage30es
dc.eventtitleIII Jornadas de Investigación y Postgradoes
dc.eventinstitutionSevillaes
dc.relation.publicationplaceAlcoy (Alicante)es

FicherosTamañoFormatoVerDescripción
jimenez_ponencia_2016_diseño.pdf171.4KbIcon   [PDF] Ver/Abrir  

Este registro aparece en las siguientes colecciones

Mostrar el registro sencillo del ítem

Attribution-NonCommercial-NoDerivatives 4.0 Internacional
Excepto si se señala otra cosa, la licencia del ítem se describe como: Attribution-NonCommercial-NoDerivatives 4.0 Internacional