Repositorio de producción científica de la Universidad de Sevilla

Codiseño HW/SW en System-on-Chip programable de última generación

Opened Access Codiseño HW/SW en System-on-Chip programable de última generación
Estadísticas
Icon
Exportar a
Autor: Fernández Manzano, Jesús
Director: Guzmán Miranda, Hipólito
Departamento: Universidad de Sevilla. Departamento de Ingeniería Electrónica
Fecha: 2016
Tipo de documento: Trabajo Fin de Grado
Titulación: Universidad de Sevilla. Grado en Ingeniería de las Tecnologías de Telecomunicación
Resumen: Este trabajo se centra en el codiseño HW/SW de un PSoC (Programmable System-on-Chip) formado por un sistema de procesamiento (PS) y lógica programable (PL). El codiseño se compone de varios pasos, como la elección de un sistema operativo para el SoC, la programación de la FPGA y lo más importante, la definición de la interfaz de comunicación entre ambos. Habitualmente, la interfaz de comunicación entre software y hardware es el punto más delicado en un diseño, el que más tiempo requiere y el lugar más a propenso a contener errores. Para solucionar este problema se va a hacer uso de Xillybus, que consiste en un conjunto de herramientas que hacen más transparente al desarrollador la comunicación HW/SW. Con esto se consigue una comunicación extremo a extremo, robusta y muy fácil de integrar, que permite tener preparado el PSoC para cualquier aplicación en poco tiempo. Para demostrar el funcionamiento del sistema se van a desarrollar algunas aplicaciones que muestren varios usos del...
[Ver más]
This work focuses on the HW / SW co-design of a PSoC, composed of a processing system (PS) and a programmable logic (PL). The co-design consists of several steps such as the choice of an operating system for the processing system, programming the FPGA and most importantly, the definition of the communication interface between them. Usually, the communication interface between software and hardware is the most complicated and time- consuming point in the design, as well as the more prone to containing errors. To solve this problem, Xillybus is going to be used, a set of tools that make HW / SW communication transparent to the developer. With this, we achieve an end to end, robust and easy to integrate communication, which allows the PSoC to be prepared for any application in a short period of time. In order to show how the system works, some applications will be developed. Each application represents different uses of the device, such as the access from the PS to the GPIOs connec...
[Ver más]
Cita: Fernández Manzano, J. (2016). Codiseño HW/SW en System-on-Chip programable de última generación. (Proyecto fin de grado inédito). Universidad de Sevilla, Sevilla.
Tamaño: 4.546Mb
Formato: PDF

URI: http://hdl.handle.net/11441/41743

Mostrar el registro completo del ítem


Esta obra está bajo una Licencia Creative Commons Attribution-NonCommercial-NoDerivatives 4.0 Internacional

Este registro aparece en las siguientes colecciones