Mostrar el registro sencillo del ítem

Trabajo Fin de Grado

dc.contributor.advisorSánchez Segura, Juan Antonioes
dc.creatorPiña Gómez, Daríoes
dc.date.accessioned2021-09-24T17:49:14Z
dc.date.available2021-09-24T17:49:14Z
dc.date.issued2021
dc.identifier.citationPiña Gómez, D. (2021). Diseño y Desarrollo de un Analizador Lógico de 64 Canales basado en FPGA. (Trabajo Fin de Grado Inédito). Universidad de Sevilla, Sevilla.
dc.identifier.urihttps://hdl.handle.net/11441/126198
dc.description.abstractHoy en día cada vez se utilizan más soluciones que pasan por el diseño de un circuito digital, cualquier electrodoméstico, vehículo, todo tipo de maquinaria industrial, dispositivos como ordenadores o móviles, todos ellos pasan por una etapa de diseño y verificación. El objetivo de este trabajo es el desarrollo de un módulo, que unido a la FPGA ZYNQ, sea capaz de medir hasta 64 señales digitales a la vez, compatible con varias tecnologías tales como CMOS 5v, TTL 3,3v y TTL 5v de una forma mucho más asequible que las soluciones que existen actualmente en el mercado. Para llevar a cabo este proyecto se empieza con el diseño de un PCB para adaptar las señales a medir, a la entrada de la FPGA. Este PCB debe adaptarse a las diferentes tecnologías y se configurará a través de la FPGA. Se va a mandar a fabricar el PCB y se van a soldar todos los componentes completando el desarrollo hardware de este analizador lógico. Se va a verificar el correcto conexionado del PCB. En cuanto al control de la FPGA se va a utilizar el software de desarrollo Vivado a modo de prueba de cara a comprobar que se lean todas las señales correctamente.es
dc.description.abstractNowadays, more and more solutions are being used that go through the design of a digital circuit, any household appliance, vehicle, all kind of industrial machinery, devices such as computers or smartphones, all of them go through a design and verification stage. The point of this project is the development of a module, which together with the ZYNQ FPGA, can analyze up to 64 digital signals at the same time, compatible with various technologies such as CMOS 5v, TTL 3.3v and TTL 5v in an easier and cheaper way than the current available devices on the market. To carry out this project it starts by designing a PCB to adapt the signal amplitude to be measured at the input of the FPGA. This PCB must adapt to different technologies and will be configured through the FPGA. The PCB will be manufactured, and all the components will be soldered, completing all the hardware development of the logic analyzer. The right connection of the PCB will be verified. For the control of the FPGA, the Vivado development software will be used as a test to verify that all the signals are read correctlyes
dc.formatapplication/pdfes
dc.format.extent66es
dc.language.isospaes
dc.rightsAttribution-NonCommercial-NoDerivatives 4.0 Internacional*
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/4.0/*
dc.titleDiseño y Desarrollo de un Analizador Lógico de 64 Canales basado en FPGAes
dc.typeinfo:eu-repo/semantics/bachelorThesises
dc.type.versioninfo:eu-repo/semantics/publishedVersiones
dc.rights.accessRightsinfo:eu-repo/semantics/openAccesses
dc.contributor.affiliationUniversidad de Sevilla. Departamento de Ingeniería Electrónicaes
dc.description.degreeUniversidad de Sevilla. Grado en Ingeniería de las Tecnologías de Telecomunicaciónes
dc.publication.endPage46 p.es

FicherosTamañoFormatoVerDescripción
TFG-3528-PIÑA GOMEZ.pdf4.093MbIcon   [PDF] Ver/Abrir  

Este registro aparece en las siguientes colecciones

Mostrar el registro sencillo del ítem

Attribution-NonCommercial-NoDerivatives 4.0 Internacional
Excepto si se señala otra cosa, la licencia del ítem se describe como: Attribution-NonCommercial-NoDerivatives 4.0 Internacional