Trabajo Fin de Grado
Estudio de interfaz MPTL-AXI en la tarjeta ADM-XRC-KU1 y adaptación a sistema de inyección de fallos
Autor/es | González Moreno, Javier |
Director | Guzmán-Miranda, Hipólito |
Departamento | Universidad de Sevilla. Departamento de Ingeniería Electrónica |
Fecha de publicación | 2020 |
Fecha de depósito | 2021-03-04 |
Titulación | Universidad de Sevilla. Grado en Ingeniería de las Tecnologías Industriales |
Resumen | E
ste Trabajo Fin de Grado parte de la oportunidad de participar en el diseño de un sistema de inyección de fallos en la tarjeta ADM-XRC-KU1 de Alpha Data. Para ello, se estudia el funcionamiento de
la tarjeta, los modos ... E ste Trabajo Fin de Grado parte de la oportunidad de participar en el diseño de un sistema de inyección de fallos en la tarjeta ADM-XRC-KU1 de Alpha Data. Para ello, se estudia el funcionamiento de la tarjeta, los modos de comunicación y los diseños proporcionados en su Development Kit (Kit de desarrollo). Concretamente, se centra en el estudio de la interfaz ADM-XRC-KU1-HSAXI, incluida en uno de los ejemplos del Development Kit, con el fin de adaptarla un sistema de inyección de fallos. Con ese objetivo, se comparan las dos formas de transmitir datos que la interfaz proporciona: mediante el Direct Slave (Mapeo de memoria) y a través de DMA Engines (Direct Memory Access: Acceso Directo a Memoria). Por otro lado, se estudia la viabilidad de las memorias bRAM (Block Random Access Memory) como interfaces de entrada/salida de los sistemas de inyección de fallos. Por último, se diseña y simula una interfaz que permite la comunicación entre la ADM-XRC-KU1-HSAXI (a través de un DMA Engine) y un ftu stream (flujo de datos del sistema de inyección de fallos a implementar). El objetivo de este documento es recoger toda la información recabada de la tarjeta e interfaz bajo estudio, así como los resultados de las pruebas y arquitecturas diseñadas con el fin de adaptar esta a un sistema de inyección de fallos. T his project begins when given the opportunity to work in the design of a fault injection system in the ADM-XRC-KU1 board, developed by Alpha Data. In order to achieve that, FPGA operation, configuration modes and designs ... T his project begins when given the opportunity to work in the design of a fault injection system in the ADM-XRC-KU1 board, developed by Alpha Data. In order to achieve that, FPGA operation, configuration modes and designs included in the SDK (Software Development Kit) are studied. Specifically, this project is based on the study of the ADM-XRC-KU1-HSAXI interface (included in the SDK). The objective is to adapt it to a fault injection system. To this purpose, both DMA Engines and Direct Slave (included in the interface) are compared. Furthermore, the viability of bRAMs as input/output interfaces of a fault injection system are studied. Lastly, an architecture which allows the transmission of data between a DMA Engine and ftu stream is designed and simulated. The purpose of this document is to collect all the information obtained, as well as the results of the tests and architectures designed with the purpose of adapting the ADM-XRC-KU1-HSAXI interface to a fault injection system. |
Cita | González Moreno, J. (2020). Estudio de interfaz MPTL-AXI en la tarjeta ADM-XRC-KU1 y adaptación a sistema de inyección de fallos. (Trabajo Fin de Grado Inédito). Universidad de Sevilla, Sevilla. |
Ficheros | Tamaño | Formato | Ver | Descripción |
---|---|---|---|---|
TFG-3209-GONZALEZ MORENO.pdf | 1.833Mb | [PDF] | Ver/ | |