Perfil del autor: Parra Fernández, María del Pilar
Datos institucionales
Nombre | Parra Fernández, María del Pilar |
Departamento | Tecnología Electrónica |
Área de conocimiento | Tecnología Electrónica |
Categoría profesional | Profesora Titular de Universidad |
Correo electrónico | Solicitar |
Estadísticas
-
Nº publicaciones
32
-
Nº visitas
3439
-
Nº descargas
7585
Publicaciones |
---|
Trabajo Fin de Grado
Estudio de códigos e implementaciones de los cifradores finalistas del concurso lightweight del NIST
(2024)
En un mundo con un creciente número de dispositivos electrónicos con bajos recursos de computación y que intercambian ... |
Capítulo de Libro
Design and security evaluation of secure cryptoharware (FPGA and ASIC) against hackers exploiting side-channel information
(3ciencias, 2022)
Tradicionalmente, la seguridad en los dispositivos criptográficos estaba ligada exclusivamente a la fortaleza del algoritmo. ... |
Capítulo de Libro
Metodología de diseño para la detección de fallos en cifradores de bloques basada en códigos de Hamming
(3ciencias, 2022)
La inserción de fallos y en concreto los análisis diferenciales de fallos (Differential Fault Analysis – DFA) se han ... |
Capítulo de Libro
Review of Breaking Trivium Stream Cipher Implemented in ASIC Using Experimental Attacksand DFA
(Fundación Tecnalia Research and Innovation, 2022)
In this paper, we present a review of the work [1]. In this work a complete setup to break ASIC implementations of standard ... |
Artículo
Breaking Trivium Stream Cipher Implemented in ASIC Using Experimental Attacks and DFA
(MDPI, 2020)
One of the best methods to improve the security of cryptographic systems used to exchange sensitive information is to ... |
Ponencia
Learning VHDL through teamwork FPGA game design
(IEEE Computer Society, 2020)
The learning of digital design at the RT level by the students improves with practical work, which can be developed in ... |
Ponencia
Desarrollo de un juego sobre FPGA mediante trabajo en equipo
(Asociación Tecnología, Aprendizaje y Enseñanza de la Electrónica (TAEE), 2020)
El aprendizaje de diseño digital a nivel RT por los alumnos mejora con trabajos prácticos, desarrollables en equipo, que ... |
Artículo
An Academic Approach to FPGA Design Based on a Distance Meter Circuit
(IEEE Computer Society, 2020)
Digital design learning at Register Transfer (RT) level requires practical and complex examples as learning progresses. ... |
Trabajo Fin de Grado
Creación en FPGA de un sistema de ataque por fuerza bruta a cifradores lightweight
(2019)
El objetivo fundamental de este trabajo es la implementación en FPGA de un sistema de ataque por fuerza bruta sobre un ... |
Ponencia
Ejemplo de diseño FPGA para medidas de máximas frecuencias de operación
(Universidad de La Laguna, 2018)
La mejor forma de aprender a diseñar sistemas digitales a nivel RT es haciendo uso de ejemplos prácticos. Además, desde ... |
Ponencia
Medición de distancias como ejemplo práctico de diseño en FPGAs
(Universidad de La Laguna, 2018)
El aprendizaje de diseño digital a nivel RT requiere de ejemplos prácticos y conforme se avanza en el aprendizaje se precisa ... |
Ponencia
FPGA design example for maximum operating frequency measurements
(IEEE Computer Society, 2018)
The best way to learn how to design digital systems at the RT level is to use practical examples. In addition, from ... |
Ponencia
Floorplanning as a practical countermeasure against clock fault attack in Trivium stream cipher
(IEEE Computer Society, 2018)
The fault injection in ciphers operation is a very successful mechanism to attack them. The inclusion of elements of ... |
Ponencia
Distance measurement as a practical example of FPGA design
(IEEE Computer Society, 2018)
Digital design learning at the RT level requires practical examples and as learning progresses, the examples need to become ... |
Trabajo Fin de Grado
Procesado de una señal de vídeo para la detección de bordes en tiempo real sobre FPGAS
(2018)
En este Trabajo Fin de Grado se ha implementado un sistema basado en FPGA el cual realiza el procesado para la detección ... |
Ponencia
Creación de carteles autoexplicativos para laboratorios de electrónica
(Universidad de Sevilla, 2016)
Se presenta un proyecto cuyo objetivo ha sido ha sido la creación de carteles que, a modo de tutoriales resumidos, muestran ... |
Ponencia
Creating helping posters for electronic labs
(IEEE Computer Society, 2016)
A Project is presented whose aim was to develop a set of posters that, as small tutorials, shows in a very visual way what ... |
Ponencia
Educational applications of a pico-processor design
(IEEE Computer Society, 2016)
Knowledge of the internal structure and operating mechanism of microprocessors is a very important part in for engineers ... |
Ponencia
Diseño de circuitos integrados y seguridad de circuitos criptográficos frente a ataques
(Área de Innovación y Desarrollo, 2016)
Muchos sistemas electrónicos incorporan dispositivos criptográficos que implementan algoritmos que cifran la información ... |
Ponencia
Aplicaciones docentes del diseño de un pico-procesador
(Universidad de Sevilla, 2016)
El conocimiento de la estructura interna y del mecanismo de funcionamiento de microprocesadores es una parte muy importante ... |
Ponencia
Innovative learning and teaching methodology in electronic technology area: A case of study in computer science university degrees
(IEEE Computer Society, 2010)
This paper describes an experience that has been carried out by several professors in different subjects. Our experience ... |
Ponencia
Estudio Cuantitativo de 10 Años de Calificaciones
(Universidad Politécnica de Madrid, 2008)
En este trabajo se presenta un estudio cuantitativo sobre todas las notas de las actas de cuatro asignaturas troncales ... |
Ponencia
Presencia y Abandono de Alumnos en Nuestras Asignaturas
(Universidad Politécnica de Madrid, 2008)
En este trabajo se presenta un análisis cuantitativo sobre el seguimiento real de las actividades académicas por parte ... |
Ponencia
Asymmetric clock driver for improved power and noise performances
(IEEE Computer Society, 2007)
One of the most important sources of switching noise and power consumption in large VLSI circuits is the clock generation ... |
Artículo
Effects of buffer insertion on the average/peak power ratio in CMOS VLSI digital circuits
(Society of Photo-optical Instrumentation Engineers, 2007)
The buffer insertion has been a mechanism widely used to increase the performances of advanced VLSI digital circuits and ... |
Ponencia
Organización de un computador específico para bases de datos (CBD)
(Universidad Politécnica de Madrid, 2002)
Se presenta un computador diseñado para optimizar las aplicaciones de base de datos. Para ello se han generado un conjunto ... |
Ponencia
Diseño y simulación de CBD con ALLIANCE
(Universidad Politécnica de Madrid, 2002)
Se presenta el diseño y simulación del procesador específico para bases de datos (CBD) usando un entorno de diseño de libre ... |
Ponencia
Selective Clock-Gating for Low Power/Low Noise Synchronous Counters
(Springer, 2002)
The objective of this paper is to explore the applicability of clock gating techniques to binary counters in order to ... |
Ponencia
Emulador de un procesador sencillo
(Universidad Politécnica de Madrid, 2000)
|
Ponencia
Diseño de un procesador sencillo con carácter docente: teoría y práctica
(Universidad Politécnica de Madrid, 2000)
|
Ponencia
Realización de un Sistema Digital: implementación sobre FPGA y testado en Laboratorio
(Universidad Politécnica de Madrid, 1998)
|
Ponencia
Enseñanza integrada: Una aplicación a la docencia de circuitos secuenciales
(Universidad Politécnica de Madrid, 1994)
|