Ponencia
Un simulador de memorias cache multinivel
Autor/es | Almisas, Ricardo
Paz Vicente, Rafael Linares Barranco, Alejandro Amaya Rodríguez, Claudio Antonio Sevillano Ramos, José Luis |
Departamento | Universidad de Sevilla. Departamento de Arquitectura y Tecnología de Computadores |
Fecha de publicación | 2001 |
Fecha de depósito | 2024-03-26 |
Publicado en |
|
ISBN/ISSN | 84-7632-657-2 |
Resumen | En este trabajo, se describe un simulador gráfico
denominado Simula Cache 1.0, que facilita la
realización de prácticas sobre jerarquía de
memoria en cursos de arquitectura y estructura de
computadores. Está inspirado ... En este trabajo, se describe un simulador gráfico denominado Simula Cache 1.0, que facilita la realización de prácticas sobre jerarquía de memoria en cursos de arquitectura y estructura de computadores. Está inspirado en el conocido Dinero III [1], aunque diseñado para un entorno W9x-NT, con una interfaz gráfica muy intuitiva y fácil de utilizar. Además, incluye algunas características avanzadas (hasta tres niveles de cache, prebúsqueda, subbloques, etc.) así como parámetros normalmente no incluidos en otros simuladores. Por ello, puede también ser útil para evaluación de sistemas realistas o como validación de modelos de prestaciones |
Cita | Almisas, R., Paz Vicente, R., Linares Barranco, A., Amaya Rodríguez, C.A. y Sevillano Ramos, J.L. (2001). Un simulador de memorias cache multinivel. En VII Jornadas de Enseñanza universitaria de la Informática (Jenui 2001) (429-432), Universidad de les Illes Balears. Palma de Mallorca, 16-18 de Julio de 2001: Universidad de las Islas Baleares, Servicio de Publicaciones. |
Ficheros | Tamaño | Formato | Ver | Descripción |
---|---|---|---|---|
Un simulador de memorias cache ... | 19.42Kb | [PDF] | Ver/ | |