Ponencia
Diseño e Implementación Óptima de Periféricos de DSP con System Generator para Microblaze
Autor/es | Viejo Cortés, Julián
![]() ![]() ![]() ![]() ![]() ![]() ![]() Ostúa Arangüena, Enrique ![]() ![]() ![]() ![]() ![]() ![]() ![]() Bellido Díaz, Manuel Jesús ![]() ![]() ![]() ![]() ![]() ![]() Juan Chico, Jorge ![]() ![]() ![]() ![]() ![]() ![]() ![]() Millán Calderón, Alejandro ![]() ![]() ![]() ![]() ![]() ![]() ![]() Ruiz de Clavijo Vázquez, Paulino ![]() ![]() ![]() ![]() ![]() ![]() Guerrero Martos, David ![]() ![]() ![]() ![]() ![]() ![]() ![]() |
Departamento | Universidad de Sevilla. Departamento de Tecnología Electrónica |
Fecha de publicación | 2006 |
Fecha de depósito | 2021-02-10 |
Publicado en |
|
Resumen | Con este trabajo pretendemos analizar como se lleva a
cabo el diseño de periféricos de DSP utilizando uno de los
nuevos entornos de diseño de alto nivel: System Generator
for DSP.
Así, en este documento el objetivo es ... Con este trabajo pretendemos analizar como se lleva a cabo el diseño de periféricos de DSP utilizando uno de los nuevos entornos de diseño de alto nivel: System Generator for DSP. Así, en este documento el objetivo es mostrar por un lado las características del entorno de diseño y las herramientas utilizadas y por otro la metodología de diseño e implementación de periféricos de DSP para MicroBlaze usando System Generator. Asimismo, se presenta un ejemplo de diseño que permitirá demostrar la eficacia de la metodología propuesta. |
Agencias financiadoras | Ministerio de Ciencia Y Tecnología (MCYT). España Ministerio de Industria, Turismo y Comercio. España |
Identificador del proyecto | TEC 2004-00840/MIC
![]() OPENRTU FIT-330101-2004-5 ![]() |
Cita | Viejo Cortés, J., Ostúa Arangüena, E., Bellido Díaz, M.J., Juan Chico, J., Millán Calderón, A., Ruiz de Clavijo Vázquez, P. y Guerrero Martos, D. (2006). Diseño e Implementación Óptima de Periféricos de DSP con System Generator para Microblaze. En IWS 2006: XII Taller IBERCHIP San José, Costa Rica: IBERCHIP. |
Ficheros | Tamaño | Formato | Ver | Descripción |
---|---|---|---|---|
Diseño e implementación óptima ... | 440.9Kb | ![]() | Ver/ | |