Repositorio de producción científica de la Universidad de Sevilla

Adquisición de datos digitales con protocolo VME sobre FPGA


Advanced Search
Opened Access Adquisición de datos digitales con protocolo VME sobre FPGA
Estadísticas
Icon
Exportar a
Autor: Quero Reboul, José Manuel
Chávez Orzaez, Jorge Jesús
García Franquelo, Leopoldo
Pinilla, J.
Corral, A.
Serrano, J.
Departamento: Universidad de Sevilla. Departamento de Ingeniería Electrónica
Date: 2009
Publicado en: 24th Conference on Design of Circuits and Integrated Systems. Zaragoza, España : DCIS
Tipo de documento: Ponencia
Abstract: En este artículo se presenta la realización sobre FPGA de un circuito con 16 filtros digitales. Un cambio en la entrada es validado cada vez que tres muestras consecutivas toman el mismo valor. El dato muestreado es accesible mediante protocolo VME estándar, incluyendo daisy-cbain para la gestión de interrupciones. El circuito de acceso VME se ha descrito en lenguaje de comportamiento VERILOG-XL, y sintetizado usando SYNERGY. El resto del circuito ha sido capturado y simulado empleando el entorno de diseño Framework II de Cadence. El circuito ha sido programado en una FPGA 1020A de Texas Instrument. Como resultado se ha obtenido una tarjeta de adquisición de datos con una densidad de componentes muy baja, y que está siendo actualmente empleada en sistemas de control industriales.
Tamaño: 812.7Kb
Formato: PDF

URI: http://hdl.handle.net/11441/23463

Show full item record


Esta obra está bajo una Licencia Creative Commons Attribution-NonCommercial-NoDerivatives 4.0 Internacional

This item appears in the following Collection(s)