Ponencia
Sistema empotrado de reconocimiento de voz sobre FPGA
Autor/es | Balosa, Jesús
Crespo, Francisco J. Barriga Barros, Ángel |
Departamento | Universidad de Sevilla. Departamento de Electrónica y Electromagnetismo |
Fecha de publicación | 2012-03 |
Fecha de depósito | 2017-03-28 |
ISBN/ISSN | 977-2177-128009 |
Resumen | En esta comunicación se presenta un sistema empotrado sobre FPGA de reconocimiento de voz que aplica el algoritmo LPC (Linear Predictive Coding). El sistema está basado en el procesador MicroBlaze de Xilinx. Se describe ... En esta comunicación se presenta un sistema empotrado sobre FPGA de reconocimiento de voz que aplica el algoritmo LPC (Linear Predictive Coding). El sistema está basado en el procesador MicroBlaze de Xilinx. Se describe el desarrollo del sistema desde la implementación del controlador del códec de audio (tanto el hardware como el desarrollo de los drivers) hasta la adaptación del algoritmo LPC a los requerimientos de la arquitectura hardware. |
Identificador del proyecto | info:eu-repo/grantAgreement/EC/FP7/IST-248858
TEC2008-04920 TEC2011-24319 P08-TIC-03674 |
Cita | Balosa, J., Crespo, F.J. y Barriga Barros, Á. (2012). Sistema empotrado de reconocimiento de voz sobre FPGA. En XVIII International IBERCHIP Workshop Playa del Carmen (México): Instituto Nacional de Astrofísica, Óptica y Electrónica; Universidad de Sevilla. |
Ficheros | Tamaño | Formato | Ver | Descripción |
---|---|---|---|---|
Sistema empotrado (1).pdf | 123.0Kb | [PDF] | Ver/ | |