Ponencia
Un algoritmo en tiempo real para etiquetado de componentes conectados en imágenes
Autor/es | Calvo Gallego, Elisa
Brox Jiménez, Piedad Sánchez Solano, Santiago |
Departamento | Universidad de Sevilla. Departamento de Electrónica y Electromagnetismo |
Fecha de publicación | 2012-03 |
Fecha de depósito | 2017-03-28 |
ISBN/ISSN | 977-2177-128009 |
Resumen | Esta comunicación presenta un algoritmo de dos pasadas para el etiquetado en tiempo real de los componentes conexos en una imagen. El algoritmo propuesto es una buena opción frente a otras alternativas de dos y múltiples ... Esta comunicación presenta un algoritmo de dos pasadas para el etiquetado en tiempo real de los componentes conexos en una imagen. El algoritmo propuesto es una buena opción frente a otras alternativas de dos y múltiples pasadas ya que ha sido diseñado considerando que su implementación en FPGAs ofrezca un buen compromiso entre recursos ocupados y velocidad de operación. Se describen dos implementaciones hardware de este algoritmo, cuyo desarrollo se ha llevado a cabo siguiendo un flujo de diseño basado en la herramienta System Generator de Xilinx. |
Identificador del proyecto | info:eu-repo/grantAgreement/EC/FP7/248858
TEC2008-04920 P08- TIC-03674 |
Cita | Calvo Gallego, E., Brox, P. y Sánchez Solano, S. (2012). Un algoritmo en tiempo real para etiquetado de componentes conectados en imágenes. En XVIII International IBERCHIP Workshop Playa del Carmen (México): Instituto Nacional de Astrofísica, Óptica y Electrónica; Universidad de Sevilla. |
Ficheros | Tamaño | Formato | Ver | Descripción |
---|---|---|---|---|
algoritmo en tiempo real.pdf | 482.9Kb | [PDF] | Ver/ | |